LCMXO2-256HC-4TG100C Originalni i novi s konkurentnom cijenom na zalihama IC dobavljač
Atributi proizvoda
Pbfree kod | Da |
RoHS kod | Da |
Šifra životnog ciklusa dijela | Aktivan |
Ihs Proizvođač | LATTICE SEMICONDUCTOR CORP |
Kod paketa dijela | QFP |
Opis paketa | LFQFP, |
Broj pinova | 100 |
Reach Compliance Code | popustljiv |
ECCN kod | EAR99 |
HTS kod | 8542.39.00.01 |
Samacsys Proizvođač | Rešetkasti poluvodič |
Dodatna značajka | TAKOĐER RADI NA 3,3 V NAZIVNOM NAPAJANJU |
Kod JESD-30 | S-PQFP-G100 |
Šifra JESD-609 | e3 |
Duljina | 14 mm |
Razina osjetljivosti na vlagu | 3 |
Broj namjenskih ulaza | |
Broj I/O linija | |
Broj ulaza | 55 |
Broj izlaza | 55 |
Broj terminala | 100 |
Radna temperatura-Max | 85 °C |
Radna temperatura-Min | |
Organizacija | 0 NAMJENSKIH ULAZA, 0 I/O |
Izlazna funkcija | MJEŠOVITI |
Materijal tijela paketa | PLASTIKA/EPOKSI |
Šifra paketa | LFQFP |
Kod ekvivalencije paketa | TQFP100,.63SQ |
Oblik paketa | KVADRAT |
Stil paketa | RAVNI PAKET, NISKOG PROFILA, FINOG RAZVOJA |
Način pakiranja | LADICA |
Najviša temperatura povratnog toka (Cel) | 260 |
Napajanje | 2,5/3,3 V |
Vrsta programabilne logike | FLASH PLD |
Kašnjenje širenja | 7,36 ns |
Status kvalifikacije | Nekvalificiran |
Sjedeća visina-Max | 1,6 mm |
Napon napajanja-maks | 3,462 V |
Napon napajanja-Min | 2,375 V |
Napon napajanja-Nom | 2,5 V |
Površinska montaža | DA |
Temperaturni stupanj | OSTALO |
Terminal Finish | Mat kositar (Sn) |
Terminalni obrazac | GALEBOVO KRILO |
Terminal Pitch | 0,5 mm |
Terminalni položaj | KVAD |
Vrijeme pri vršnoj temperaturi reflow-Max (s) | 30 |
Širina | 14 mm |
Predstavljanje proizvoda
Kompleksni programabilni logički uređaj (CPLD) je integrirani krug specifičan za primjenu (ASIC) u integriranom krugu LSI (integrirani krug velikih razmjera).Pogodan je za dizajn digitalnih sustava koji intenzivno upravljaju, a njegova kontrola odgode je praktična.CPLD je jedan od najbrže rastućih uređaja u integriranim krugovima.
Komponente CPLD-a
CPLD je složen programabilni logički uređaj velikog razmjera i složene strukture, koji pripada nizu velikihintegrirani krugovi.
CPLD ima pet glavnih dijelova: blok logičkog niza, makro jedinicu, produljeni termin proizvoda, programabilno žično polje i I/O kontrolni blok.
1. Blok logičkog niza (LAB)
Logički blok niza sastoji se od niza od 16 makro ćelija, a višestruki LABS-ovi povezani su zajedno pomoću programabilnog niza (PIA) i globalne sabirnice
2. Makro jedinica
Makro jedinica u seriji MAX7000 sastoji se od tri funkcionalna bloka: logičkog niza, matrice za odabir proizvoda i programabilnog registra.
3. Produženi rok trajanja proizvoda
Jedan izraz proizvoda svake makro ćelije može se obrnuto poslati natrag u logički niz.
4. Programabilni žičani niz PIA
Svaki LAB se može spojiti kako bi se formirala potrebna logika kroz programibilno ožičeno polje.Ova globalna sabirnica je programabilni kanal koji može povezati bilo koji izvor signala u uređaju s njegovim odredištem.
5. I/O kontrolni blok
I/O kontrolni blok omogućuje svakom I/O pinu da bude zasebno konfiguriran za ulaz/izlaz i dvosmjerni rad.
Usporedba CPLD i FPGA
Iako obojeFPGAiCPLDsu programabilni ASIC uređaji i imaju mnogo zajedničkih karakteristika, zbog razlika u strukturi CPLD i FPGA, imaju svoje karakteristike:
1.CPLD je prikladniji za dovršavanje raznih algoritama i kombinatorne logike, a FP GA je prikladniji za dovršavanje sekvencijalne logike.Drugim riječima, FPGA je prikladniji za strukturu bogatu flip-flopom, dok je CPLD prikladniji za strukturu ograničenu flip-flopom i strukturu bogatu pojmovima proizvoda.
2. Kontinuirana struktura usmjeravanja CPLD-a određuje da je njegovo vremensko kašnjenje ujednačeno i predvidljivo, dok struktura segmentiranog usmjeravanja FPGA određuje njegovu nepredvidivost kašnjenja.
3.FPGA ima veću fleksibilnost od CPLD-a u programiranju.CPLD se programira modificiranjem logičke funkcije s fiksnim unutarnjim spojnim krugom, dok se FPGA programira promjenom ožičenja unutarnjeg priključka.FP GA se može programirati pod logičkim vratima, dok se CPLD programira pod logičkim blokom.
4. Integracija FPGA je veća od integracije CPLD-a i ima složeniju strukturu ožičenja i implementaciju logike.
5.CPLD je praktičniji za korištenje od FPGA.CPLD programiranje korištenjem E2PROM ili FASTFLASH tehnologije, bez vanjskog memorijskog čipa, jednostavan za korištenje.Međutim, informacije o programiranju FPGA moraju biti pohranjene u vanjskoj memoriji, a metoda korištenja je komplicirana.
6. CPLDS su brži od FPgas i imaju veću predvidljivost vremena.To je zato što su FPGas programiranje na razini vrata i distribuirane međukonekcije usvojene su između CLBS-a, dok su CPLDS programiranje na razini logičkog bloka i međuveze između njihovih logičkih blokova su grupirane.
7.Na način programiranja, CPLD se uglavnom temelji na programiranju E2PROM ili FLASH memorije, vremena programiranja do 10 000 puta, prednost je u tome što se informacije o programiranju ne gube kada se sustav isključi.CPLD se može podijeliti u dvije kategorije: programiranje na programatoru i programiranje na sustavu.Većina FPGA-a temelji se na SRAM programiranju, programske informacije se gube kada se sustav isključi, a programski podaci moraju biti zapisani natrag u SRAM izvan uređaja svaki put kada se uključi.Njegova prednost je u tome što se može programirati bilo kada, te se može brzo programirati u radu, kako bi se postigla dinamička konfiguracija na razini ploče i razini sustava.
8.CPLD povjerljivost je dobra, FPGA povjerljivost je loša.
9. Općenito, potrošnja energije CPLD-a je veća nego kod FPGA, a što je viši stupanj integracije, to je očitije.