red_bg

proizvoda

Novi originalni XQR17V16CC44V Spot Stock FPGA Field programabilni Gate Array Logički integrirani krugovi IC čipa

Kratki opis:


Pojedinosti o proizvodu

Oznake proizvoda

Tehnički podaci  
Kategorija pamćenja MATURALNA VEČER
Gustoća 16777 kbita
Broj riječi 2000 k
Bitovi po riječi 8 bita
Vrsta paketa KERAMIKA, LCC-44
Igle 44
Logična obitelj CMOS
Napon napajanja 3,3 V
Radna temperatura -55 do 125 C (-67 do 257 F)

Xilinx predstavlja QPro™ XQR17V16 serije QPro™ XQR17V16 konfiguracijskih PROM-ova otpornih na zračenje koji pružaju jednostavnu za korištenje, isplativu metodu za pohranjivanje velikih Xilinx FPGA konfiguracijskih bitstreamova.XQR17V16CC44V je uređaj od 3,3 V s kapacitetom pohrane od 16 Mb i može raditi u serijskom ili byte-wide modu.za pojednostavljeni blok dijagram arhitekture uređaja XQR17V16.

Kada je FPGA u glavnom serijskom načinu rada, generira konfiguracijski sat koji pokreće PROM.Kratko vrijeme pristupa nakon rastućeg ruba takta, podaci se pojavljuju na izlaznom pinu PROM DATA koji je spojen na pin FPGA DIN.FPGA generira odgovarajući broj taktnih impulsa za dovršetak konfiguracije.Jednom konfiguriran, onemogućuje PROM.Kada je FPGA u podređenom serijskom načinu rada, i PROM i FPGA moraju biti taktirani dolaznim signalom.

Kada je FPGA u načinu Master SelectMAP, on generira konfiguracijski sat koji pokreće PROM i FPGA.Nakon rastućeg CCLK ruba, podaci su dostupni na pinovima PROM DATA (D0-D7).Podaci će se taktirati u FPGA na sljedećem rastućem rubu CCLK.Kada je FPGA u načinu Slave SelectMAP, i PROM i FPGA moraju biti taktirani dolaznim signalom.Za pokretanje CCLK-a može se koristiti slobodni oscilator.Više uređaja može se spojiti korištenjem CEO izlaza za pokretanje CE ulaza sljedećeg uređaja.Ulazi takta i DATA izlazi svih PROM-ova u ovom lancu su međusobno povezani.Svi uređaji su kompatibilni i mogu se kaskadno povezati s drugim članovima obitelji.Za programiranje uređaja, softver Xilinx ISE Foundation ili ISE WebPACK kompilira datoteku dizajna FPGA u standardni Hex format, koji se zatim prenosi većini komercijalnih PROM programera.

Značajke
• Latch-Up Otporan na LET >120 MeV/cm2/mg
• Zajamčeni TID od 50 kRad(Si) po specifikaciji 1019.5
• Proizvedeno na epitaksijalnoj podlozi
• 16Mbit kapaciteta pohrane
• Zajamčen rad u punom vojnom temperaturnom rasponu: –55°C do +125°C
• Jednokratna programabilna (OTP) memorija samo za čitanje dizajnirana za pohranu konfiguracijskih tokova bitova Xilinx FPGA uređaja
• Dvostruki načini konfiguracije
♦ Serijska konfiguracija (do 33 Mb/s)
♦ Paralelno (do 264 Mb/s na 33 MHz)
• Jednostavno sučelje za Xilinx QPro FPGA
• Mogućnost kaskadiranja za pohranjivanje dužih ili višestrukih tokova bitova
• Programabilni polaritet resetiranja (aktivan Visoki ili aktivni Niski) za kompatibilnost s različitim FPGA rješenjima
• CMOS floating-gate proces male snage
• 3,3V napon napajanja
• Dostupno u keramičkim CK44 pakiranjima (1)
• Programska podrška vodećih proizvođača programatora
• Dizajn podrške korištenjem ISE Foundation ili ISE WebPACK programskih paketa
• Zajamčeno 20-godišnje zadržavanje podataka
Programiranje
Uređaji se mogu programirati na programatorima koje isporučuje Xilinx ili kvalificirani dobavljači trećih strana.Korisnik mora osigurati da se koristi odgovarajući algoritam programiranja i najnovija verzija softvera programatora.Pogrešan odabir može trajno oštetiti uređaj.
Opis
• Latch-Up Otporan na LET >120 MeV/cm2/mg
• Zajamčeni TID od 50 kRad(Si) po specifikaciji 1019.5
• Proizvedeno na epitaksijalnoj podlozi
• 16Mbit kapaciteta pohrane
• Zajamčen rad u punom vojnom temperaturnom rasponu: –55°C do +125°C
• Jednokratna programabilna (OTP) memorija samo za čitanje dizajnirana za pohranu konfiguracijskih tokova bitova Xilinx FPGA uređaja
• Dvostruki načini konfiguracije
♦ Serijska konfiguracija (do 33 Mb/s)
♦ Paralelno (do 264 Mb/s na 33 MHz)
• Jednostavno sučelje za Xilinx QPro FPGA
• Mogućnost kaskadiranja za pohranjivanje dužih ili višestrukih tokova bitova
• Programabilni polaritet resetiranja (aktivan Visoki ili aktivan
Low) za kompatibilnost s različitim FPGA rješenjima
• CMOS floating-gate proces male snage
• 3,3V napon napajanja
• Dostupno u keramičkim CK44 pakiranjima (1)
• Programska podrška od strane vodećeg programera
proizvođači
• Dizajn podrške korištenjem ISE Foundation ili ISE
WebPACK programski paketi
• Zajamčeno 20-godišnje zadržavanje podataka


  • Prethodna:
  • Sljedeći:

  • Ovdje napišite svoju poruku i pošaljite nam je