red_bg

proizvoda

XC2C256-7TQG144C QFP144 xilinx čipovi 1,8 V ulazno-izlazna količina 118 FLASH PLD IC elektronički

Kratki opis:


Pojedinosti o proizvodu

Oznake proizvoda

Atributi proizvoda

TIP OPIS

IZABERI

Kategorija Integrirani krugovi (IC)

Ugrađen

CPLD (kompleksni programabilni logički uređaji)

 

 

 

Proizv AMD Xilinx

 

Niz CoolRunner II

 

Paket Ladica

 

Status proizvoda Aktivan

 

Programabilni tip U Programibilnom sustavu

 

Vrijeme odgode tpd(1) Max 6,7 ns

 

Napajanje naponom – interno 1,7 V ~ 1,9 V

 

Broj logičkih elemenata/blokova 16

 

Broj makroćelija 256

 

Broj vrata 6000

 

Broj I/O 118

 

Radna temperatura 0°C ~ 70°C (TA)

 

Vrsta montaže Površinska montaža

 

Paket / Kutija 144-LQFP

 

Paket uređaja dobavljača 144-TQFP (20×20)

 

Osnovni broj proizvoda XC2C256

 

Prijavite pogrešku u informacijama o proizvodu

Pogledaj slično

Dokumenti i mediji

VRSTA RESURSA VEZA
Liste podataka XC2C256 podatkovna tablica

Obitelj CoolRunner-II CPLD

Informacije o okolišu Xiliinx RoHS Cert

Xilinx REACH211 Cert

Opremljenog proizvoda CoolRunner™-II CPLD-ovi
PCN sklop/podrijetlo Mult Dev LeadFrame Promjena 29. listopada 2018
HTML podatkovna tablica XC2C256 podatkovna tablica

Ekološke i izvozne klasifikacije

ATRIBUT OPIS
RoHS status Sukladno ROHS3
Razina osjetljivosti na vlagu (MSL) 3 (168 sati)
Status REACH REACH Bez utjecaja
ECCN EAR99
HTSUS 8542.39.0001

 Složeni programabilni logički uređaj (CPLD) je logički uređaj s potpuno programabilnim AND/ILI nizovima i makroćelijama.Makroćelije su glavni građevni blokovi CPLD-a, koji sadrže složene logičke operacije i logiku za implementaciju disjunktivnih izraza normalnog oblika.I/ILI nizovi su potpuno reprogramabilni i odgovorni su za izvođenje raznih logičkih funkcija.Makroćelije se također mogu definirati kao funkcionalni blokovi odgovorni za izvođenje sekvencijalne ili kombinatorne logike.

 Složeni programibilni logički uređaj inovativan je proizvod u usporedbi s ranijim logičkim uređajima kao što su programabilni logički nizovi (PLA) i programabilni nizovi (PAL).Raniji logički uređaji nisu bili programabilni, pa je logika izgrađena kombiniranjem više logičkih čipova.CPLD ima složenost između PAL-ova i poljem programabilnih polja vrata (FPGA).Također ima arhitektonske značajke i PAL-a i FPGA-a.Glavna arhitektonska razlika između CPLD-a i FPGA-a je u tome što se FPGA-ovi temelje na tablicama pretraživanja, dok se CPLD-ovi temelje na moru vrata.

Zajedničke značajke CPLD-ova i FPGA-a su da oba imaju velik broj vrata i fleksibilne odredbe za logiku.Dok zajedničke značajke između CPLD-ova i PAL-ova uključuju trajnu konfiguracijsku memoriju.CPLD-ovi su vodeći na tržištu programabilnih logičkih uređaja, s višestrukim prednostima poput naprednog programiranja, niske cijene, postojanosti i jednostavnosti upotrebe.

 Asložen programibilni logički uređaj(CPLD) jeprogramabilni logički uređajsa složenošću između one odPRIJATELJIiFPGA, i arhitektonske značajke oba.Glavni sastavni dio CPLD-a je amakroćelija, koji sadrži implementaciju logikedisjunktivni normalni oblikizraze i specijaliziranije logičke operacije.

Značajke[Uredi]

Neke od značajki CPLD-a su zajedničke sPRIJATELJI:

  • Trajna konfiguracijska memorija.Za razliku od mnogih FPGA, vanjska konfiguracijaROMnije potreban, a CPLD može raditi odmah nakon pokretanja sustava.
  • Za mnoge naslijeđene CPLD uređaje, usmjeravanje ograničava većinu logičkih blokova da imaju ulazne i izlazne signale povezane s vanjskim pinovima, smanjujući mogućnosti za unutarnju pohranu stanja i duboko slojevitu logiku.To obično nije faktor za veće CPLD-ove i novije obitelji CPLD proizvoda.

Ostale karakteristike su zajedničke sFPGA:

  • Dostupan veliki broj kapija.CPLD-ovi obično imaju ekvivalent od tisuća do desetaka tisućalogička vrata, što omogućuje implementaciju umjereno kompliciranih uređaja za obradu podataka.PAL-ovi obično imaju najviše nekoliko stotina ekvivalenata vrata, dok se FPGA obično kreću od desetaka tisuća do nekoliko milijuna.
  • Neke odredbe za logiku fleksibilnije odzbroj proizvodaizraze, uključujući komplicirane povratne informacije između makro ćelija i specijaliziranu logiku za implementaciju različitih često korištenih funkcija, kao što sucijeli broj aritmetika.

Najuočljivija razlika između velikog CPLD-a i malog FPGA-a je prisutnost stalne memorije na čipu u CPLD-u, koja omogućuje korištenje CPLD-ova za “pokretački program” funkcije, prije nego što kontrolu prepustite drugim uređajima koji nemaju vlastitu trajnu pohranu programa.Dobar primjer je kada se CPLD koristi za učitavanje konfiguracijskih podataka za FPGA iz trajne memorije.[1]

Razlike[Uredi]

CPLD su evolucijski korak u odnosu na još manje uređaje koji su im prethodili,PLA-ovi(prvi put isporučeno odSignetika), iPRIJATELJI.Njima su pak prethodilistandardna logikaproizvodi, koji nisu nudili mogućnost programiranja i korišteni su za izgradnju logičkih funkcija fizičkim spajanjem nekoliko standardnih logičkih čipova (ili stotina njih) zajedno (obično s ožičenjem na tiskanoj ploči ili pločama, ali ponekad, posebno za izradu prototipova, korištenjemomot od žiceožičenje).

Glavna razlika između arhitektura FPGA i CPLD uređaja je da se CPLD-ovi interno temelje napregledne tablice(LUT-ovi) dok FPGA koristelogički blokovi.

 


  • Prethodna:
  • Sljedeći:

  • Ovdje napišite svoju poruku i pošaljite nam je